英特尔高管:未来芯片制造将减少对 ASML 高 NA EUV 光刻机的依赖,转而提升刻蚀技术的核心地位

2025-06-21 20:47IT之家 - 问舟

IT之家 6 月 21 日消息,据投资研究平台 Tegus 披露的讨论内容,一位匿名英特尔总监表示,未来晶体管设计将降低对先进光刻设备的依赖,转而提升刻蚀技术的核心地位。

他认为,随着全环绕栅极场效应晶体管(IT之家注:即 GAAFET)和互补场效应晶体管(CFET)等新型结构的发展,高端芯片制造对光刻环节的总体需求将会减弱。

当前芯片制造流程中:

  • 光刻环节:ASML 极紫外(EUV)及高数值孔径(High NA)光刻机将电路设计转印至晶圆

  • 后处理环节:通过沉积工艺添加材料,再经刻蚀工艺选择性去除材料形成晶体管结构

这位英特尔总监强调,GAAFET 与 CFET 等三维晶体管结构要求“从各个方向包裹栅极”,使得横向去除多余材料成为关键,“制造商将更专注于通过刻蚀工艺去除材料,而非延长晶圆在光刻机中的处理时间来缩小特征尺寸。”

▲ 台积电的 PPT,展示了晶体管的演变过程

    对于当前技术方案,目前最主流的还是鳍式场效应晶体管(FinFET),使晶体管底部连接绝缘材料,使电流通过栅极来完成控制;而新型设计则主要包括:

    • GAAFET:使栅极包裹晶体管,晶体管组平行排列

    • CFET:将晶体管组垂直堆叠,可显著节省晶圆空间

英特尔总监表示,这种三维结构使芯片制造“降低对最小特征尺寸的依赖,因为不仅能在平面上实现高密度,还能通过垂直堆叠达成”,因此高数值孔径光刻机在先进制程中的重要性“将低于当前 EUV 设备在 7nm 及更先进技术节点中的关键地位”。

广告声明:文内含有的对外跳转链接(包括不限于超链接、二维码、口令等形式),用于传递更多信息,节省甄选时间,结果仅供参考,IT之家所有文章均包含本声明。

文章价值:
人打分
有价值还可以无价值
置顶评论
    热门评论
      文章发布时间太久,仅显示热门评论
      全部评论
      一大波评论正在路上
        取消发送
        分享成功

        长按关注IT之家公众号
        阅读更多精彩文章

        查看更多原创好文
        软媒旗下人气应用

        如点击保存海报无效,请长按图片进行保存分享